阵列基板及显示面板的制作方法

    技术2025-12-03  3


    本申请涉及显示,具体涉及一种阵列基板及显示面板。


    背景技术:

    1、相关技术中,阵列基板通常包括多个虚拟像素,每个虚拟像素同时与扫描线和虚拟数据线电连接,虚拟数据线的走线方向与多个虚拟像素的排布方向相同,这样导致虚拟数据线和多条扫描线之间存在交叉,从而吸引电荷,容易产生静电释放(electrostaticdischarge,esd)并炸伤上述走线(如扫描线或虚拟数据线)的风险。


    技术实现思路

    1、本申请实施例提供一种阵列基板和显示面板,用以解决相关技术中虚拟数据线和扫描线交叉而容易出现静电释放问题。

    2、一方面,本申请实施例提供一种阵列基板,所述阵列基板具有显示区以及与所述显示区邻接的非显示区,所述阵列基板包括:多个虚拟像素、多条扫描线以及虚拟数据线,所述虚拟像素位于所述非显示区内并沿第一方向排布;所述扫描线位于所述显示区内并延伸至所述非显示区,多条所述扫描线沿所述第一方向排布,所述扫描线与相应的所述虚拟像素电连接;所述虚拟数据线包括沿所述第一方向间隔设置的多条子数据线,所述子数据线和与其相邻的所述虚拟像素电连接,相邻两条所述子数据线位于相邻的两个所述虚拟像素之间的扫描线的两侧。

    3、在一些实施例中,所述阵列基板还包括位于所述非显示区内的公共电极走线,每一所述子数据线与所述公共电极走线电连接。

    4、在一些实施例中,所述阵列基板还包括位于非显示区的连接线,所述子数据线与所述公共电极走线通过所述连接线电连接,所述连接线和所述虚拟数据线同层设置;所述连接线与所述公共电极走线异层设置且通过过孔电连接。

    5、在一些实施例中,所述扫描线和所述公共电极走线设置于第一金属层,所述连接线与所述虚拟数据线位于第二金属层,所述第一金属层和所述第二金属层之间通过绝缘层间隔。

    6、在一些实施例中,所述虚拟像素包括虚拟像素电极,所述子数据线的延伸方向与相应的所述虚拟像素的延伸方向相同。

    7、在一些实施例中,所述虚拟像素电极包括相互连接的第一子虚拟电极和第二子虚拟电极,所述第一子虚拟电极的延伸方向与所述第二子虚拟电极的延伸方向相互交叉,所述子数据线包括相互连接的第一部分和第二部分,所述第一部分的延伸方向与所述第一子虚拟电极的延伸方向相同,所述第二部分的延伸方向与所述第二子虚拟电极的延伸方向相同。

    8、在一些实施例中,所述阵列基板还包括与所述公共电极电连接的连接线,所述连接线与所述第一部分和所述第二部分的连接处电连接。

    9、在一些实施例中,所述阵列基板还包括与所述扫描线异层设置的多条栅极信号输入线,所述栅极信号输入线与所述扫描线通过过孔连接。

    10、在一些实施例中,所述阵列基板还包括位于所述显示区内的多个显示像素以及多条显示数据线,所述显示数据线与沿所述第一方向排布的多个所述显示像素电连接,所述扫描线与沿第二方向排布的多个所述显示像素电连接,所述第二方向与所述第一方向相互交叉;其中,所述显示数据线与所述栅极信号输入线同层设置。

    11、另一方面,本申请实施例还提供一种显示面板,该显示面板包括如上述任一实施例所述的阵列基板。

    12、对于本申请实施例提供的阵列基板,由于虚拟数据线包括间隔设置的多条子数据线,且相邻两条子数据线位于相应的扫描线的两侧,这样保障虚拟数据线在扫描线位置处均断开,从而避免了虚拟数据线与扫描线之间出现交叉区域(即避免了虚拟数据线与扫描线形成交叠),如此便有利于避免虚拟数据线或扫描线吸引电荷而出现静电释放的风险,进而有利于保障扫描线的工作稳定性。此外,多条子数据线的间隔设置还可以避免子数据线上存在静电而沿着整条虚拟数据线传播的风险。



    技术特征:

    1.一种阵列基板,其特征在于,具有显示区以及与所述显示区邻接的非显示区,所述阵列基板包括:

    2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括位于所述非显示区内的公共电极走线,每一所述子数据线与所述公共电极走线电连接。

    3.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括位于非显示区的连接线,所述子数据线与所述公共电极走线通过所述连接线电连接,所述连接线和所述虚拟数据线同层设置;所述连接线与所述公共电极走线异层设置且通过过孔电连接。

    4.根据权利要求3所述的阵列基板,其特征在于,所述扫描线和所述公共电极走线设置于第一金属层,所述连接线与所述虚拟数据线位于第二金属层,所述第一金属层和所述第二金属层之间通过绝缘层间隔。

    5.根据权利要求1-4中任一项所述的阵列基板,其特征在于,所述虚拟像素包括虚拟像素电极,所述子数据线的延伸方向与相应的所述虚拟像素的延伸方向相同。

    6.根据权利要求5所述的阵列基板,其特征在于,所述虚拟像素电极包括相互连接的第一子虚拟电极和第二子虚拟电极,所述第一子虚拟电极的延伸方向与所述第二子虚拟电极的延伸方向相互交叉,所述子数据线包括相互连接的第一部分和第二部分,所述第一部分的延伸方向与所述第一子虚拟电极的延伸方向相同,所述第二部分的延伸方向与所述第二子虚拟电极的延伸方向相同。

    7.根据权利要求6所述的阵列基板,其特征在于,还包括与所述公共电极电连接的连接线,所述连接线与所述第一部分和所述第二部分的连接处电连接。

    8.根据权利要求1-4中任一项所述的阵列基板,其特征在于,所述阵列基板还包括与所述扫描线异层设置的多条栅极信号输入线,所述栅极信号输入线与所述扫描线通过过孔连接。

    9.根据权利要求8所述的阵列基板,其特征在于,所述阵列基板还包括位于所述显示区内的多个显示像素以及多条显示数据线,所述显示数据线与沿所述第一方向排布的多个所述显示像素电连接,所述扫描线与沿第二方向排布的多个所述显示像素电连接,所述第二方向与所述第一方向相互交叉;其中,所述显示数据线与所述栅极信号输入线同层设置。

    10.一种显示面板,其特征在于,包括如权利要求1-9中任一项所述的阵列基板。


    技术总结
    本申请实施例提供一种阵列基板和显示面板,涉及显示技术领域,其目的是解决相关技术中虚拟数据线和扫描线交叉而容易出现静电释放问题。该阵列基板具有显示区以及与所述显示区邻接的非显示区,所述阵列基板包括:多个虚拟像素、多条扫描线以及虚拟数据线,所述虚拟像素位于所述非显示区内,多个所述虚拟像素沿第一方向排布。所述扫描线位于所述显示区内并延伸至所述非显示区,多条所述扫描线沿所述第一方向排布,所述扫描线与相应的所述虚拟像素电连接。所述虚拟数据线包括沿所述第一方向间隔设置的多条子数据线,所述子数据线和与其相邻的所述虚拟像素电连接,相邻两条所述子数据线位于相邻的两个所述虚拟像素之间的扫描线的两侧。

    技术研发人员:雷兴
    受保护的技术使用者:广州华星光电半导体显示技术有限公司
    技术研发日:
    技术公布日:2024/10/24
    转载请注明原文地址:https://symbian.8miu.com/read-37343.html

    最新回复(0)