数字振荡器的制作方法

    技术2025-09-13  33


    本技术涉及振荡器,特别涉及一种数字振荡器。


    背景技术:

    1、传统的振荡器以模拟振荡器为主,模拟振荡器是通过采用电容、电感、晶体等电子元件来产生频率信号的一种振荡器,通过以上电子元件可以产生连续变化的模拟信号。然而,传统的模拟振荡器需要仔细考虑环路巴克豪森判据、环路稳定性的问题,设计过程较为繁琐,增加电路复杂性,增加芯片的面积以及功耗,在芯片集成度越来越高,功耗越来越低的背景下,传统的模拟振荡器不具备优势。


    技术实现思路

    1、本实用新型的主要目的是提出一种数字振荡器,具有结构简单、占用面积小的特点,在低功耗电路场景下,可以实现振荡电路的工作。

    2、本实用新型提出一种数字振荡器,所述数字振荡器包括:第一延迟电路,所述第一延迟电路的输入端用于接入上拉信号;所述第一延迟电路,用于在接收所述上拉信号时,延迟至第一预设时间后输出第一时钟信号;触发电路,所述触发电路的受控端与所述第一延迟电路的输出端连接,所述触发电路的重置端用于接入上拉信号,所述所述触发电路的输入端用于接入电源端;所述触发电路,用于在经重置端接收到所述上拉信号时进行重置,以使输出端的输出状态重置为初始状态,并经受控端接收所述第一时钟信号;第二延迟电路,所述第二延迟电路的第一输入端用于接入上拉信号,所述第二延迟电路的第二输入端与所述触发电路的输出端连接,所述第二延迟电路的输出端分别与所述第一延迟电路的输入端以及触发电路的重置端连接;所述第二延迟电路,用于在第一输入端未接入所述上拉信号时,延迟至第二预设时间后输出下拉信号至所述第一延迟电路以及触发电路,以使得所述第一延迟电路延迟至第一预设时间后输出第二时钟信号至所述触发电路;所述触发电路,还用于在经受控端接收所述第二时钟信号时,根据输入端的输入信号更新输出端的输出状态,以通过输出端输出与所述电源端的电压一致的第一电压信号。

    3、可选地,所述第一时钟信号为高电平信号,所述第二时钟信号为低电平信号。

    4、可选地,所述第二延迟电路,还用于在接收所述触发电路的第一电压信号时,延迟至第二预设时间后输出上拉信号至所述触发电路和所述第一延迟电路;所述第一延迟电路,还用于在接收所述上拉信号时,延迟至第一预设时间后输出第三时钟信号至触发电路;所述触发电路,还用于在经重置端接收所述上拉信号时进行重置,使输出端的输出状态重置为初始状态,并经受控端接收所述第三时钟信号。

    5、可选地,所述第二延迟电路,还用于在所述触发电路的输出状态为初始状态时,延迟至第二预设时间后输出下拉信号至所述触发电路和所述第一延迟电路;所述第一延迟电路,还用于在接收下拉信号时,延迟至第一预设时间后输出第四时钟信号;所述触发电路,还用于在经受控端接收所述第四时钟信号时,根据输入端的输入信号更新输出端的输出状态,以通过输出端输出与所述电源端的电压一致的第二电压信号。

    6、可选地,所述第三时钟信号为高电平信号,所述第四时钟信号为低电平信号。

    7、可选地,所述数字振荡器还包括:复位控制电路,所述复位控制电路的输入端用于接入电源端,所述复位控制电路的输出端分别与所述第一延迟电路和触发电路连接;所述复位控制电路,用于在上电后的第三预设时间内输出上拉信号至所述第一延迟电路和触发电路,以及在第三预设时间达到后停止输出上拉信号至所述第一延迟电路和触发电路。

    8、可选地,所述复位控制电路包括:上电复位电路,用于在上电后的第三预设时间内输出导通信号,以及在第三预设时间达到后输出关断信号;开关电路,所述开关电路的受控端与所述上电复位电路连接,所述开关电路的输出端分别与所述第一延迟电路和触发电路连接,且其相互连接点用于连接接地端;所述开关电路,用于在接收导通信号时导通电源端与接地端之间的通路,并输出上拉信号至所述第一延迟电路和触发电路;以及在接收关断信号时关断电源端与接地端之间的通路,并停止输出上拉信号至所述第一延迟电路和触发电路。

    9、可选地,所述开关电路包括:mos管,所述mos管的受控端与所述上电复位电路连接,所述mos管的输出端分别与所述第一延迟电路和触发电路连接,且其相互连接点用于连接接地端。

    10、可选地,所述触发电路包括:触发器,所述触发器具有时钟脚、重置脚、输入脚以及输出脚;所述时钟脚与所述第一延迟电路的输出端连接,所述重置脚用于接入上拉信号,其相互连接点与所述第二延迟电路的输出端连接,所述输入脚用于接入电源端,所述输出脚与所述第二延迟电路的第二输入端连接。

    11、可选地,所述第一预设时间设置在1ns~5ns范围内。

    12、本实用新型提出一种数字振荡器,包括:第一延迟电路、第二延迟电路以及触发电路。第一延迟电路在接收上拉信号时,延迟至第一预设时间后输出第一时钟信号;触发电路在接收到上拉信号时进行重置,以使输出端的输出状态重置为初始状态,同时接收第一时钟信号;第二延迟电路在未接入上拉信号时,延迟至第二预设时间后输出下拉信号至第一延迟电路,以使得第一延迟电路延迟至第一预设时间后输出第二时钟信号至触发电路;触发电路在接收第二时钟信号时,产生下降沿,根据输入端的输入信号更新输出端的输出状态,以通过输出端输出与电源端的电压一致的第一电压信号。本实用新型在器件可数量少、占用面积小、功耗低的场景下实现振荡电路的工作。



    技术特征:

    1.一种数字振荡器,其特征在于,所述数字振荡器包括:

    2.如权利要求1所述的数字振荡器,其特征在于,所述第一时钟信号为高电平信号,所述第二时钟信号为低电平信号。

    3.如权利要求1所述的数字振荡器,其特征在于,

    4.如权利要求3所述的数字振荡器,其特征在于,

    5.如权利要求4所述的数字振荡器,其特征在于,所述第三时钟信号为高电平信号,所述第四时钟信号为低电平信号。

    6.如权利要求1所述的数字振荡器,其特征在于,所述数字振荡器还包括:

    7.如权利要求6所述的数字振荡器,其特征在于,所述复位控制电路包括:

    8.如权利要求7所述的数字振荡器,其特征在于,所述开关电路包括:

    9.如权利要求1所述的数字振荡器,其特征在于,所述触发电路包括:

    10.如权利要求1所述的数字振荡器,其特征在于,所述第一预设时间设置在1ns~5ns范围内。


    技术总结
    本技术提出一种数字振荡器,包括:第一延迟电路、第二延迟电路以及触发电路。第一延迟电路在接收上拉信号时,延迟至第一预设时间后输出第一时钟信号;触发电路在接收到上拉信号时进行重置,以使输出端的输出状态重置为初始状态,同时接收第一时钟信号;第二延迟电路在未接入上拉信号时,延迟至第二预设时间后输出下拉信号至第一延迟电路,以使得第一延迟电路延迟至第一预设时间后输出第二时钟信号至触发电路;触发电路在接收第二时钟信号时,产生下降沿,根据输入端的输入信号更新输出端的输出状态,以通过输出端输出与电源端的电压一致的第一电压信号。本技术在器件可数量少、占用面积小、功耗低的场景下实现振荡电路的工作。

    技术研发人员:黎刚,赵旻,陈嘉为
    受保护的技术使用者:辰芯半导体(深圳)有限公司
    技术研发日:20240227
    技术公布日:2024/10/24
    转载请注明原文地址:https://symbian.8miu.com/read-35467.html

    最新回复(0)