本申请涉及显示,尤其是涉及一种显示面板和显示装置。
背景技术:
1、随着显示技术的发展,显示器件对低成本、高屏占比的要求变高。为了减小成本、提高屏占比,现有显示器件会采用栅极驱动电路(gate driver on array,goa)技术取代原有显示器件中设置栅极驱动芯片的技术。具体的,栅极驱动电路是指在阵列基板上形成薄膜晶体管控制信号的输入,从而省去栅极驱动芯片的成本以及占用空间,实现窄边框设计。在栅极驱动电路中,除第一行栅极驱动单元通过起始信号开启外,其他行栅极驱动单元均是采用上一行栅极驱动单元的输出信号作为起始信号,这会导致在某一行栅极驱动单元的输出信号异常时,出现级传异常,进而导致后续的所有行栅极驱动单元的输出信号均异常,从而导致显示异常。
2、所以,现有栅极驱动电路存在一行栅极驱动单元的输出信号异常会导致级传异常的技术问题。
技术实现思路
1、本申请实施例提供一种显示面板和显示装置,用以解决现有栅极驱动电路存在一行栅极驱动单元的输出信号异常会导致级传异常的技术问题。
2、本申请实施例提供一种显示面板,该显示面板包括显示部和位于所述显示部的至少一侧的栅极驱动电路,所述栅极驱动电路包括多个级联的栅极驱动单元,所述栅极驱动单元包括:
3、输入模块;
4、输出模块,包括输出信号端,所述输出模块与所述输入模块连接,所述输出模块被配置为根据所述输入模块的输出信号,控制所述输出信号端的输出信号;
5、下拉模块,与所述输出模块连接;
6、其中,所述显示面板还包括至少一条补偿信号线,第n+i级所述栅极驱动单元的所述输入模块与第n级所述栅极驱动单元的输出信号端断开,第n+i级所述栅极驱动单元的所述输入模块与所述补偿信号线连接,第n-j级所述栅极驱动单元的所述下拉模块与第n级所述栅极驱动单元的输出信号端断开,第n-j级所述栅极驱动单元的所述下拉模块与所述补偿信号线连接,且所述补偿信号线的输出信号的有效脉冲的脉宽与第n-j级所述栅极驱动单元的输出信号端的输出信号的有效脉冲的脉宽相等,所述补偿信号线的输出信号的有效脉冲的幅值与第n-j级栅极驱动单元的输出信号端的输出信号的有效脉冲的幅值相等,所述补偿信号线的输出信号的有效脉冲与第n-j级所述栅极驱动单元的输出信号端的输出信号的有效脉冲的相位差为j*m个单位时长,n大于或者等于2,n小于所述栅极驱动单元的级数,i大于或者等于1,且i小于n,j大于或者等于1,且j小于n,i、j、n均为正整数,m大于0。
7、在一些实施例中,所述输入模块包括输入晶体管,所述输入晶体管的栅极和所述输入晶体管的第一电极连接;
8、所述输出模块包括输出晶体管,所述输出晶体管的栅极与所述输入晶体管的第二电极连接,所述输出晶体管的第二电极与所述输出信号端连接;
9、所述下拉模块包括第一下拉晶体管和第二下拉晶体管,所述第一下拉晶体管的栅极与所述第二下拉晶体管的栅极连接,所述第一下拉晶体管的第二电极与所述输入晶体管的第二电极连接,所述第二下拉晶体管的第二电极与所述输出信号端连接;
10、其中,所述显示面板还包括起始信号线、时钟信号线和低电位信号线,所述输出晶体管的第一电极与所述时钟信号线连接,所述第一下拉晶体管的第一电极和所述第二下拉晶体管的第一电极与所述低电位信号线连接,第一级所述栅极驱动单元中的所述输入晶体管的栅极与起始信号线连接,其他级所述栅极驱动单元的所述输入晶体管的栅极与上一级所述栅极驱动单元中的输出信号端连接,最后一级所述栅极驱动单元中的第一下拉晶体管的栅极与所述起始信号线连接,其他级所述栅极驱动单元中的所述第一下拉晶体管的栅极与下一级所述栅极驱动单元中的输出信号端连接。
11、在一些实施例中,所述显示面板包括至少两条补偿信号线,一所述补偿信号线与第n+i级所述栅极驱动单元的所述输入模块和第n-j级所述栅极驱动单元的所述下拉模块连接,另一所述补偿信号线与其他模块连接,且两条补偿信号线的时序不同。
12、在一些实施例中,所述显示面板还包括时钟信号线,所述时钟信号线包括第一时钟信号线和第二时钟信号线,相邻两级所述栅极驱动单元中,一级所述栅极驱动单元的输出模块与所述第一时钟信号线断开,且所述栅极驱动单元的输出模块与另一所述补偿信号线连接,另一级所述栅极驱动单元的输出模块与所述第二时钟信号线连接。
13、在一些实施例中,所述显示面板还包括低电位信号线,各级所述栅极驱动单元的下拉模块与所述低电位信号线断开,且各级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
14、在一些实施例中,最后一级所述栅极驱动单元的所述输出信号端与上一级所述栅极驱动单元的下拉模块断开,且上一级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
15、在一些实施例中,所述显示面板还包括起始信号线,第一级所述栅极驱动单元的输入模块与所述起始信号线断开,最后一级所述栅极驱动单元的下拉模块与所述起始信号线断开,第一级所述栅极驱动单元的输入模块与另一所述补偿信号线连接,最后一级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
16、在一些实施例中,所述显示面板包括多条间隔设置的补偿信号线,多级所述栅极驱动单元的上一级栅极驱动单元的所述下拉模块分别与多条所述补偿信号线连接,多级所述栅极驱动单元的下一级栅极驱动单元的所述输入模块分别与多条所述补偿信号线连接。
17、在一些实施例中,所述显示部设有扫描线,所述栅极驱动电路设置于所述显示部的两侧,一侧的所述栅极驱动单元的输出信号端与所述扫描线断开,另一侧的所述栅极驱动单元的输出信号端与所述扫描线连接。
18、同时,本申请实施例提供一种显示装置,该显示装置包括如上述实施例任一所述的显示面板。
19、有益效果:本申请提供一种显示面板和显示装置;该显示面板通过设置至少一条补偿信号线,使第n+i级栅极驱动单元的输入模块和第n-j级栅极驱动单元的下拉模块与第n级栅极驱动单元的输出信号端断开,且第n+i级栅极驱动单元的输入模块和第n-j级栅极驱动单元的下拉模块与补偿信号线连接,补偿信号线的输出信号的有效脉冲的脉宽和幅值分别与第n-j级栅极驱动单元的输出信号端的输出信号的脉宽和幅值相等,补偿信号线的输出信号的有效脉冲与第n-j级栅极驱动单元的输出信号端的输出信号的有效脉冲相差j*m个单位时长,使得在第n级栅极驱动单元的输出信号端的输出信号异常时,可以通过补偿信号线对出现异常的级传信号进行修复,使得后续各级栅极驱动单元的输出信号正常,从而使栅极驱动电路的级传正常,使显示面板正常显示。
1.一种显示面板,其特征在于,包括显示部和位于所述显示部的至少一侧的栅极驱动电路,所述栅极驱动电路包括多个级联的栅极驱动单元,所述栅极驱动单元包括:
2.如权利要求1所述的显示面板,其特征在于,所述输入模块包括输入晶体管,所述输入晶体管的栅极和所述输入晶体管的第一电极连接;
3.如权利要求1所述的显示面板,其特征在于,所述显示面板包括至少两条补偿信号线,一所述补偿信号线与第n+i级所述栅极驱动单元的所述输入模块和第n-j级所述栅极驱动单元的所述下拉模块连接,另一所述补偿信号线与其他模块连接,且两条补偿信号线的时序不同。
4.如权利要求3所述的显示面板,其特征在于,所述显示面板还包括时钟信号线,所述时钟信号线包括第一时钟信号线和第二时钟信号线,相邻两级所述栅极驱动单元中,一级所述栅极驱动单元的输出模块与所述第一时钟信号线断开,且所述栅极驱动单元的输出模块与另一所述补偿信号线连接,另一级所述栅极驱动单元的输出模块与所述第二时钟信号线连接。
5.如权利要求3所述的显示面板,其特征在于,所述显示面板还包括低电位信号线,各级所述栅极驱动单元的下拉模块与所述低电位信号线断开,且各级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
6.如权利要求3所述的显示面板,其特征在于,最后一级所述栅极驱动单元的所述输出信号端与上一级所述栅极驱动单元的下拉模块断开,且上一级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
7.如权利要求3所述的显示面板,其特征在于,所述显示面板还包括起始信号线,第一级所述栅极驱动单元的输入模块与所述起始信号线断开,最后一级所述栅极驱动单元的下拉模块与所述起始信号线断开,第一级所述栅极驱动单元的输入模块与另一所述补偿信号线连接,最后一级所述栅极驱动单元的下拉模块与另一所述补偿信号线连接。
8.如权利要求1所述的显示面板,其特征在于,所述显示面板包括多条间隔设置的补偿信号线,多级所述栅极驱动单元的上一级栅极驱动单元的所述下拉模块分别与多条所述补偿信号线连接,多级所述栅极驱动单元的下一级栅极驱动单元的所述输入模块分别与多条所述补偿信号线连接。
9.如权利要求1所述的显示面板,其特征在于,所述显示部设有扫描线,所述栅极驱动电路设置于所述显示部的两侧,一侧的所述栅极驱动单元的输出信号端与所述扫描线断开,另一侧的所述栅极驱动单元的输出信号端与所述扫描线连接。
10.一种显示装置,其特征在于,包括如权利要求1至9任一所述的显示面板。