一种用于自动化测试SSD上下电的装置的制作方法

    技术2022-07-11  132


    本实用新型涉及存储技术领域,具体涉及一种用于自动化测试ssd上下电的装置。



    背景技术:

    众所周知,与hdd(hdd,harddiskdrive,机械硬盘)相比,ssd在速度,功耗,容量,噪声,可靠性等性能方面具有较大优势,在现阶段,尽管前者在价格上有一定优势,但是随着大容量flash(flash,flasheeprommemory,闪存存储器芯片)闪存颗粒的出现,sdd的也会越来越低,使其更广泛应用于服务器、存储等设备中。但在服务器和存储领域,企业级ssd不同于消费级ssd,要求ssd异常断电时,能够保证dram数据刷新保存到flash,所对应的ftl(ftl,flashtranslationlayer,闪存转换层,完成主机逻辑地址空间到闪存物理空间映射)表不被破坏,实现下一次ssd正常上电后正常识别和运行,通过ssd主板上的储能电容完成异常掉电时的数据保护。

    但是,在ssd前期研发阶段,如何实现ssd的自动化断电测试,特别是当服务器或者存储设备给ssd断电后,有些为了解决软件开发过程中的异常下电bug问题,检查代码逻辑和功能,保证ssd控制器能够被正常供电和运行,打印对应的日志和寄存器信息,方便问题定位,是摆在现有软件研发人员面前的主要问题。在现有技术中,只描述了一种实现ssd自动化上下电的测试治具,用以实现对ssd的上电和下电操作。

    现有技术没有提供主电断电后,通过电路切换,经过另一电源支路保证ssd主板上主控器以及其他ic能够正常运行没有对应的实现方法。这将使ssd的日志和寄存器参数信息不能及时保存到flash中,不方便软件定位问题。并且测试治具需要手动操作上下电,在测试次数较多的调试中,调试效率极低。



    技术实现要素:

    本实用新型实施例中提供了一种用于自动化测试ssd上下电的装置,装置在主电断电后,通过辅电供电给ssd,使ssd能正常供电和运行,顺利执行主电异常断电的流程,打印和导出内部寄存器的参数信息,且装置在使用过程中,可以多次循环上下电,不需人工参与操作。本实用新型实施例所述装置解决了现有技术中测试ssd上下电装置只有主电没有辅电的问题,以及装置不能多次循环上下电的问题。

    本实用新型实施例公开了如下技术方案:

    本实用新型提供了一种用于自动化测试ssd上下电的装置,包括mcu、主电支路、辅电支路和切换电路;所述mcu通过relay1_en信号控制所述主电支路工作,所述主电支路用于将输入主电p12vin_main转化为输出主电p12v0_main1和主电过流保护,所述mcu通过relay2_en信号控制所述辅电支路工作,所述辅电支路用于将输入辅电p12vin_aux转化为输出辅电p12v0_aux1和辅电过流保护,所述切换电路用于输出主电p12v0_main1和输出辅电p12v0_aux1的切换,所述切换电路的输出电压p12v0_com作为所述装置的输出并给ssd供电。

    进一步地,所述主电支路包括主电开关电路和主电过流保护电路,所述主电开关电路的输入端连接mcu,所述主电开关电路的输出端连接所述主电过流保护电路的输入端,所述主电过流保护电路的输出端连接所述切换电路。

    进一步地,所述辅电支路包括辅电开关电路和辅电过流保护电路,所述辅电开关电路的输入端连接mcu,所述辅电开关电路的输出端连接所述辅电过流保护电路的输入端,所述辅电过流保护电路的输出端连接所述切换电路。

    进一步地,所述mcu包括芯片u1,u1的7引脚连接电阻r2的一端,电阻r2的另一端通过电容c1接地,电阻r2的另一端通过电阻r1连接p3v3_mcu,u1的16引脚连接p3v3_mcu和电容c2的一端,u1的15引脚连接地和电容c2的另一端,u1的46引脚连接电阻r5的一端,电阻r5的另一端连接所述主电开关电路,u1的49引脚连接电阻r6的一端,电阻r6的另一端连接所述辅电开关电路,u1的10、26、38和57引脚连接磁珠fb1的一端,磁珠fb1的一端连接p3v3_mcu、电容c3的一端、电容c4的一端、电容c5的一端、电容c6的一端和u1的35引脚,磁珠fb1的另一端连接u1的19引脚和电容c8的一端,u1的9、25和41引脚连接电容c3的另一端,电容c3的另一端连接电容c4的另一端、电容c5的另一端、电容c6的另一端和地,电容c8的另一端连接u1的20引脚、65引脚和地,u1的56引脚通过电容c7接地,u1的34引脚通过电阻r7接地。

    进一步地,所述主电开关电路包括第一继电器,所述第一继电器的线圈连接relay1_en信号,所述第一继电器的常开触点连接输入主电p12vin_main,所述第一继电器的公共触点连接所述主电过流保护电路的输入端p12vo_main。

    进一步地,所述辅电开关电路包括第二继电器,所述第二继电器的线圈连接relay2_en信号,所述第二继电器的常开触点连接输入辅电p12vin_aux,所述第二继电器的公共触点连接所述辅电过流保护电路的输入端p12vo_aux。

    进一步地,所述主电过流保护电路包括芯片u2,u2的in1、in2、in3、in4和in5引脚连接电容c100的一端,电容c100的一端连接电阻r133的一端、电阻r137的一端和p12v0_main,电阻r133的另一端连接u2的en引脚、电容c443的一端和电阻r134的一端,电容c443的另一端接地,电阻r134的另一端接地,电阻r137的另一端连接u2的ovp引脚和电阻r138的一端,电阻r138的另一端接地,电容c100的另一端接地,u2的dvdt引脚通过电容c101接地,u2的imon引脚通过电阻r149接地,u2的out1、out2、out3、out4和out5引脚连接电阻r100的一端,电阻r100的一端连接电阻r153的一端、电阻r171的一端、电容c103的一端、电容c104的一端和p12v0_main1,电阻r100的另一端连接u2的flt_l引脚,电阻r153的另一端连接u2的pgth引脚和电阻r154的一端,电阻r154的另一端接地,电阻r171的另一端连接电阻r101的一端和电阻r102的一端,电阻r101的另一端连接电容c103的另一端和电容c104的另一端,电容c104的另一端接地,电阻r102的另一端连接u2的pgood引脚,u2的ilim引脚通过电阻r150接地,u2的gnd、epad引脚接地。

    进一步地,所述辅电过流保护电路包括芯片u3,u3的in1、in2、in3、in4和in5引脚连接电容c108的一端,电容c108的一端连接电阻r135的一端、电阻r136的一端和p12v0_aux,电阻r135的另一端连接u3的en引脚、电容c444的一端和电阻r140的一端,电容c444的另一端接地,电阻r140的另一端接地,电阻r136的另一端连接u3的ovp引脚和电阻r139的一端,电阻r139的另一端接地,电容c108的另一端接地,u3的dvdt引脚通过电容c107接地,u3的imon引脚通过电阻r148接地,u3的out1、out2、out3、out4和out5引脚连接电阻r104的一端,电阻r104的一端连接电阻r151的一端、电阻r172的一端、电容c106的一端、电容c105的一端和p12v0_aux1,电阻r104的另一端连接u3的flt_l引脚,电阻r151的另一端连接u3的pgth引脚和电阻r152的一端,电阻r152的另一端接地,电阻r172的另一端连接电阻r105的一端和电阻r106的一端,电阻r105的另一端连接电容c106的另一端和电容c105的另一端,电容c105的另一端接地,电阻r106的另一端连接u3的pgood引脚,u3的ilim引脚通过电阻r155接地,u3的gnd、epad引脚接地。

    进一步地,所述切换电路包括二极管d3和二极管d4,p12v0_main1连接二极管d3的阳极,二极管d3的阴极连接p12v0_com,p12v0_aux1连接二极管d4的阳极,二极管d4的阴极连接p12v0_com。

    进一步地,所述输入主电p12vin_main由pc机供电,输入辅电p12vin_aux由12v电源适配器供电,所述装置由外置直流电源供电。

    实用新型内容中提供的效果仅仅是实施例的效果,而不是实用新型所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:

    1)本实用新型提供的用于自动化测试ssd上下电的装置,输出电压p12v0_com用于给ssd供电,装置的主电支路和辅电支路可以通过切换电路实现无缝切换。在主电断电的情况下,ssd与pc机的通信中断,但由于辅电支路的存在,ssd也能正常运行,ssd控制器串口输出日志和寄存器参数信息。研发人员通过查看每次ssd控制器输出的串口日志信息,判定每次的下电流程是否正常,以此来判定软件逻辑是否正常,保证了ssd产品研发质量。

    2)本实用新型提供的用于自动化测试ssd上下电的装置,可以多次对ssd执行上下电循环操作,不需人工操作装置,在实际测试时,提高了测试效率。通过本实用新型装置,可以快速定位软件问题,提高了产品的研发效率,缩短了产品的研发周期。

    3)本实用新型提供的用于自动化测试ssd上下电的装置,可以适用于其他硬件接口或者形态的ssd中,如aicssd,satassd,sasssd等等,适用范围广泛,企业级ssd异常上下电操作测试的装置都可以借鉴本实用新型装置,并且装置操作简单,易于实现。

    附图说明

    为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

    图1为本实用新型所述电路结构框图;

    图2为本实用新型实施例所述mcu的电路原理图;

    图3为本实用新型实施例所述主电开关电路的原理图;

    图4为本实用新型实施例所述辅电开关电路的原理图;

    图5为本实用新型实施例所述切换电路的原理图。

    具体实施方式

    为了能清楚说明本方案的技术特点,下面通过具体实施方式,并结合其附图,对本实用新型进行详细阐述。下文的公开提供了许多不同的实施例或例子用来实现本实用新型的不同结构。为了简化本实用新型的公开,下文中对特定例子的部件和设置进行描述。此外,本实用新型可以在不同例子中重复参考数字和/或字母。这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施例和/或设置之间的关系。应当注意,在附图中所图示的部件不一定按比例绘制。本实用新型省略了对公知组件和处理技术及工艺的描述以避免不必要地限制本实用新型。

    如图1所示,本实用新型实施例提供的装置包括mcu(mcu,microcontrollerunit,微控制器单元)、主电支路、辅电支路和切换电路;mcu通过relay1_en信号控制所述主电支路工作,主电支路用于将输入主电p12vin_main转化为输出主电p12v0_main1和主电过流保护,mcu通过relay2_en信号控制所述辅电支路工作,辅电支路用于将输入辅电p12vin_aux转化为输出辅电p12v0_aux1和辅电过流保护,切换电路用于输出主电p12v0_main1和输出辅电p12v0_aux1的切换,切换电路的输出电压p12v0_com作为所述装置的输出并给ssd(ssd,solidstatedisk,固态硬盘)供电。

    主电支路包括主电开关电路和主电过流保护电路,主电开关电路的输入端连接mcu,主电开关电路的输出端连接主电过流保护电路的输入端,主电过流保护电路的输出端连接切换电路。

    辅电支路包括辅电开关电路和辅电过流保护电路,辅电开关电路的输入端连接mcu,辅电开关电路的输出端连接辅电过流保护电路的输入端,辅电过流保护电路的输出端连接切换电路。

    如图2所示,mcu包括芯片u1(microchip,32bitpic32mx534f064),u1的7引脚连接电阻r2的一端,电阻r2的另一端通过电容c1接地,电阻r2的另一端通过电阻r1连接p3v3_mcu,u1的16引脚连接p3v3_mcu和电容c2的一端,u1的15引脚连接地和电容c2的另一端,u1的46引脚连接电阻r5的一端,电阻r5的另一端连接主电开关电路,u1的49引脚连接电阻r6的一端,电阻r6的另一端连接辅电开关电路,u1的10、26、38和57引脚连接磁珠fb1的一端,磁珠fb1的一端连接p3v3_mcu、电容c3的一端、电容c4的一端、电容c5的一端、电容c6的一端和u1的35引脚,磁珠fb1的另一端连接u1的19引脚和电容c8的一端,u1的9、25和41引脚连接电容c3的另一端,电容c3的另一端连接电容c4的另一端、电容c5的另一端、电容c6的另一端和地,电容c8的另一端连接u1的20引脚、65引脚和地,u1的56引脚通过电容c7接地,u1的34引脚通过电阻r7接地。mcu的其他引脚没有在本实用新型实施例中使用,故对引脚连接关系不做说明。

    主电开关电路包括第一继电器,第一继电器的线圈连接relay1_en信号,第一继电器的常开触点连接输入主电p12vin_main,第一继电器的公共触点连接主电过流保护电路的输入端p12vo_main。

    辅电开关电路包括第二继电器,第二继电器的线圈连接relay2_en信号,第二继电器的常开触点连接输入辅电p12vin_aux,第二继电器的公共触点连接辅电过流保护电路的输入端p12vo_aux。

    mcu通过内部的gpio单元控制外围的继电器,当relay1_en信号为高电平时,第一继电器闭合,输入主电p12vin_main经过第一继电器输出到主电过流保护电路的输入端p12vo_main;当relay2_en信号为高电平时,第二继电器闭合,输入辅电p12vin_aux经过第二继电器输出到辅电过流保护电路的输入端p12vo_aux。

    继电器触点支持的负载参数需满足ssd的最大功耗要求,例如ssd最大功耗为12v/1.5a,可选择超小型中功率继电器hf32f/005-h,触点支持30vdc/3.0a。

    如图3所示,主电过流保护电路包括芯片u2(ti的tps25942),u2的in1、in2、in3、in4和in5引脚连接电容c100的一端,电容c100的一端连接电阻r133的一端、电阻r137的一端和p12v0_main,电阻r133的另一端连接u2的en引脚、电容c443的一端和电阻r134的一端,电容c443的另一端接地,电阻r134的另一端接地,电阻r137的另一端连接u2的ovp引脚和电阻r138的一端,电阻r138的另一端接地,电容c100的另一端接地,u2的dvdt引脚通过电容c101接地,u2的imon引脚通过电阻r149接地,u2的out1、out2、out3、out4和out5引脚连接电阻r100的一端,电阻r100的一端连接电阻r153的一端、电阻r171的一端、电容c103的一端、电容c104的一端和p12v0_main1,电阻r100的另一端连接u2的flt_l引脚,电阻r153的另一端连接u2的pgth引脚和电阻r154的一端,电阻r154的另一端接地,电阻r171的另一端连接电阻r101的一端和电阻r102的一端,电阻r101的另一端连接电容c103的另一端和电容c104的另一端,电容c104的另一端接地,电阻r102的另一端连接u2的pgood引脚,u2的ilim引脚通过电阻r150接地,u2的gnd、epad引脚接地。

    如图4所示,辅电过流保护电路包括芯片u3(ti的tps25942),u3的in1、in2、in3、in4和in5引脚连接电容c108的一端,电容c108的一端连接电阻r135的一端、电阻r136的一端和p12v0_aux,电阻r135的另一端连接u3的en引脚、电容c444的一端和电阻r140的一端,电容c444的另一端接地,电阻r140的另一端接地,电阻r136的另一端连接u3的ovp引脚和电阻r139的一端,电阻r139的另一端接地,电容c108的另一端接地,u3的dvdt引脚通过电容c107接地,u3的imon引脚通过电阻r148接地,u3的out1、out2、out3、out4和out5引脚连接电阻r104的一端,电阻r104的一端连接电阻r151的一端、电阻r172的一端、电容c106的一端、电容c105的一端和p12v0_aux1,电阻r104的另一端连接u3的flt_l引脚,电阻r151的另一端连接u3的pgth引脚和电阻r152的一端,电阻r152的另一端接地,电阻r172的另一端连接电阻r105的一端和电阻r106的一端,电阻r105的另一端连接电容c106的另一端和电容c105的另一端,电容c105的另一端接地,电阻r106的另一端连接u3的pgood引脚,u3的ilim引脚通过电阻r155接地,u3的gnd、epad引脚接地。

    主电过流保护电路的芯片u2用于实现主电的短路保护,辅电过流保护电路的芯片u3用于实现辅电的短路保护。通过调整芯片ilim管脚的下拉电阻阻值可以实现过流阈值的调整,例如当下拉电阻为20k时,对应的过流阈值为4.45a。当装置输出端出现短路时,芯片u2和芯片u3的输出端均无电压输出,以实现短路保护的功能。

    如图5所示,切换电路包括二极管d3和二极管d4,p12v0_main1连接二极管d3的阳极,二极管d3的阴极连接p12v0_com,p12v0_aux1连接二极管d4的阳极,二极管d4的阴极连接p12v0_com。

    切换电路通过两个不同vf(正向导通压降)的整流二极管或门逻辑实现两路电源的切换,整流二极管的选型需满足ssd主板的最大功耗(如12v/1.5a)要求。二极管d3选择on厂家的mbr230lsft1g(正向导通电流if=2.0a时,vf=0.43v,反向击穿电压vr=30v),二极管d4选择rohm厂家的rbr3lam60btr(正向导通电流if=2.0a时,vf=0.50v,反向击穿电压vr=60v)。

    当输出主电p12v0_main1和输出辅电p12v0_aux1同时输入切换电路时,由于二极管d3的vf小于二极管d4的vf,即使输出主电和输出辅电同时存在,由于二极管的单向导通性,二极管d4截止,二极管d3导通,电流从二极管d3支路流过,装置通过输入主电p12vin_main给ssd供电;当mcu控制第一继电器断开,即输入主电p12vin_main消失,此时二极管d4导通,装置通过输入辅电p12vin_aux给ssd供电。

    切换电路也可以通过2个rds(on)(d/s漏源极之间导通电阻)小的pmos管实现两路电源支路切换,mos管选型和使用的基本原理与整流二极管类似,不再赘述。

    输入主电p12vin_main由pc机供电,输入辅电p12vin_aux由12v电源适配器供电,装置由外置直流电源供电。12v电源适配器的选型需满足ssd的最大功耗,例如12v/1.5a的ssd,可选型12v/3.0a的电源适配器。

    ssd主电和辅电上下电的控制程序为现有常规技术,且控制程序中涉及的参数可以根据匹配的硬盘进行调整。本实用新型装置结合控制程序对一个上电和下电周期的说明如下:

    s1,装置上电,完成初始化;

    s2,mcu延时5ms,并控制relay1_en信号输出高电平,此时第一继电器闭合,输入主电p12vin_main经过主电支路输入切换电路,切换电路的二极管d3导通,装置通过输出主电给ssd;

    s3,mcu延时30s,并控制relay2_en信号输出高电平,此时第二继电器闭合,输入辅电p12vin_aux经过辅电支路输入切换电路,由于二极管d4正向导通压降高于二极管d3,辅电不通过切换电路输出,装置仍然通过主电对外供电,此时装置完成对ssd的上电过程;

    s4,mcu延时3min,此段时间供ssd测试用,3min后,mcu控制relay1_en信号输出低电平,此时第一继电器断开,主电支路关断,切换电路的二极管d4导通,装置通过输出辅电给ssd;

    s5,mcu延时30s,此段时间供ssd内部的控制器串口输出日志和寄存器参数信息,30s后,mcu控制relay2_en信号输出低电平,此时第二继电器断开,辅电支路关断,装置对外输出关闭,至此ssd的一个上电和下电周期完成;

    s6,重复s2~s5的步骤,直至完成规定的测试次数。

    本实用新型装置用于给ssd供电,完成ssd的自动化上下电测试。测试时pc机的pcie3.0x4接口通过转接治具和ssd连接,pc机作为host主机与外接的ssd实现交互通信。测试过程中,主电支路和辅电支路可以实现无缝切换,装置的输出电压p12v0_com给ssd供电,ssd通过内部dc/dc转换成ssd控制器、nand、ddr等芯片所需要的电源电压,如0.9v/1.2v/1.8v/2.5v/3.3v等等。当主电断电时,ssd与pc机的通信中断,但由于辅电支路的存在,ssd控制器也能正常运行,并且ssd控制器串口输出日志和寄存器参数信息。

    本装置可以多次对ssd执行上下电循环操作,研发人员通过查看每次ssd控制器输出的串口日志信息判定每次的下电流程是否正常,以此来判定软件逻辑是否正常。

    以上所述只是本实用新型的优选实施方式,对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也被视为本实用新型的保护范围。


    技术特征:

    1.一种用于自动化测试ssd上下电的装置,其特征在于,所述装置包括mcu、主电支路、辅电支路和切换电路;所述mcu通过relay1_en信号控制所述主电支路工作,所述主电支路用于将输入主电p12vin_main转化为输出主电p12v0_main1和主电过流保护,所述mcu通过relay2_en信号控制所述辅电支路工作,所述辅电支路用于将输入辅电p12vin_aux转化为输出辅电p12v0_aux1和辅电过流保护,所述切换电路用于输出主电p12v0_main1和输出辅电p12v0_aux1的切换,所述切换电路的输出电压p12v0_com作为所述装置的输出并给ssd供电。

    2.根据权利要求1所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述主电支路包括主电开关电路和主电过流保护电路,所述主电开关电路的输入端连接mcu,所述主电开关电路的输出端连接所述主电过流保护电路的输入端,所述主电过流保护电路的输出端连接所述切换电路。

    3.根据权利要求1所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述辅电支路包括辅电开关电路和辅电过流保护电路,所述辅电开关电路的输入端连接mcu,所述辅电开关电路的输出端连接所述辅电过流保护电路的输入端,所述辅电过流保护电路的输出端连接所述切换电路。

    4.根据权利要求1所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述mcu包括芯片u1,u1的7引脚连接电阻r2的一端,电阻r2的另一端通过电容c1接地,电阻r2的另一端通过电阻r1连接p3v3_mcu,u1的16引脚连接p3v3_mcu和电容c2的一端,u1的15引脚连接地和电容c2的另一端,u1的46引脚连接电阻r5的一端,电阻r5的另一端连接所述主电开关电路,u1的49引脚连接电阻r6的一端,电阻r6的另一端连接所述辅电开关电路,u1的10、26、38和57引脚连接磁珠fb1的一端,磁珠fb1的一端连接p3v3_mcu、电容c3的一端、电容c4的一端、电容c5的一端、电容c6的一端和u1的35引脚,磁珠fb1的另一端连接u1的19引脚和电容c8的一端,u1的9、25和41引脚连接电容c3的另一端,电容c3的另一端连接电容c4的另一端、电容c5的另一端、电容c6的另一端和地,电容c8的另一端连接u1的20引脚、65引脚和地,u1的56引脚通过电容c7接地,u1的34引脚通过电阻r7接地。

    5.根据权利要求2所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述主电开关电路包括第一继电器,所述第一继电器的线圈连接relay1_en信号,所述第一继电器的常开触点连接输入主电p12vin_main,所述第一继电器的公共触点连接所述主电过流保护电路的输入端p12vo_main。

    6.根据权利要求3所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述辅电开关电路包括第二继电器,所述第二继电器的线圈连接relay2_en信号,所述第二继电器的常开触点连接输入辅电p12vin_aux,所述第二继电器的公共触点连接所述辅电过流保护电路的输入端p12vo_aux。

    7.根据权利要求2所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述主电过流保护电路包括芯片u2,u2的in1、in2、in3、in4和in5引脚连接电容c100的一端,电容c100的一端连接电阻r133的一端、电阻r137的一端和p12v0_main,电阻r133的另一端连接u2的en引脚、电容c443的一端和电阻r134的一端,电容c443的另一端接地,电阻r134的另一端接地,电阻r137的另一端连接u2的ovp引脚和电阻r138的一端,电阻r138的另一端接地,电容c100的另一端接地,u2的dvdt引脚通过电容c101接地,u2的imon引脚通过电阻r149接地,u2的out1、out2、out3、out4和out5引脚连接电阻r100的一端,电阻r100的一端连接电阻r153的一端、电阻r171的一端、电容c103的一端、电容c104的一端和p12v0_main1,电阻r100的另一端连接u2的flt_l引脚,电阻r153的另一端连接u2的pgth引脚和电阻r154的一端,电阻r154的另一端接地,电阻r171的另一端连接电阻r101的一端和电阻r102的一端,电阻r101的另一端连接电容c103的另一端和电容c104的另一端,电容c104的另一端接地,电阻r102的另一端连接u2的pgood引脚,u2的ilim引脚通过电阻r150接地,u2的gnd、epad引脚接地。

    8.根据权利要求3所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述辅电过流保护电路包括芯片u3,u3的in1、in2、in3、in4和in5引脚连接电容c108的一端,电容c108的一端连接电阻r135的一端、电阻r136的一端和p12v0_aux,电阻r135的另一端连接u3的en引脚、电容c444的一端和电阻r140的一端,电容c444的另一端接地,电阻r140的另一端接地,电阻r136的另一端连接u3的ovp引脚和电阻r139的一端,电阻r139的另一端接地,电容c108的另一端接地,u3的dvdt引脚通过电容c107接地,u3的imon引脚通过电阻r148接地,u3的out1、out2、out3、out4和out5引脚连接电阻r104的一端,电阻r104的一端连接电阻r151的一端、电阻r172的一端、电容c106的一端、电容c105的一端和p12v0_aux1,电阻r104的另一端连接u3的flt_l引脚,电阻r151的另一端连接u3的pgth引脚和电阻r152的一端,电阻r152的另一端接地,电阻r172的另一端连接电阻r105的一端和电阻r106的一端,电阻r105的另一端连接电容c106的另一端和电容c105的另一端,电容c105的另一端接地,电阻r106的另一端连接u3的pgood引脚,u3的ilim引脚通过电阻r155接地,u3的gnd、epad引脚接地。

    9.根据权利要求1所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述切换电路包括二极管d3和二极管d4,p12v0_main1连接二极管d3的阳极,二极管d3的阴极连接p12v0_com,p12v0_aux1连接二极管d4的阳极,二极管d4的阴极连接p12v0_com。

    10.根据权利要求1所述的一种用于自动化测试ssd上下电的装置,其特征在于,所述输入主电p12vin_main由pc机供电,输入辅电p12vin_aux由12v电源适配器供电,所述装置由外置直流电源供电。

    技术总结
    本实用新型实施例公开了一种用于自动化测试SSD上下电的装置,所述装置包括MCU、主电支路、辅电支路和切换电路;所述MCU通过RELAY1_EN信号控制所述主电支路工作,所述主电支路用于将输入主电P12VIN_MAIN转化为输出主电P12V0_MAIN1和主电过流保护,所述MCU通过RELAY2_EN信号控制所述辅电支路工作,所述辅电支路用于将输入辅电P12VIN_AUX转化为输出辅电P12V0_AUX1和辅电过流保护,所述切换电路用于输出主电P12V0_MAIN1和输出辅电P12V0_AUX1的切换,所述切换电路的输出电压P12V0_COM作为所述装置的输出并给SSD供电。本实用新型实施例装置在主电断电后,通过辅电供电给SSD,使SSD能正常供电和运行,顺利执行主电异常断电的流程,打印和导出内部寄存器的参数信息,且装置在使用过程中,可以多次循环上下电,不需人工参与操作。

    技术研发人员:刘福东
    受保护的技术使用者:苏州浪潮智能科技有限公司
    技术研发日:2019.09.27
    技术公布日:2020.04.03

    转载请注明原文地址:https://symbian.8miu.com/read-2550.html

    最新回复(0)